项目名称: Artiq控制系统 项目编号: 清采比选******号
公告开始日期: 2025-01-16 15:57:56 公告截止日期: 2025-01-19 16:00:00
签约时间要求: 成交后10个工作日内 交货时间要求: 签订合同后50个工作日内
采购单位:******大学
国内合同付款方式: 货到付款100%
收货地址:******大学
采购清单采购商品: Artiq控制系统 采购数量: 1 计量单位: 套
技术参数及配置要求: 该系统需要包含以下部分:1.40个数字IO通道,32个模拟IO通道和12个DDS通道;2.控制模块(型号:1125 Processor “Kasli-SoC”)具体参数如下:(1)基于 Zynq-7000 CPU+FPGA 系统级芯片(2)在 1GHz Cortex-A9 CPU 上运行 ARTIQ 内核(3)专用 RJ45 端口用于千兆以太网 (4)4 个 SFP 12Gb/s 插槽用于 DRTIO(5)12 个 EEM 连接器(6)4 个 MMCX 时钟输出3.数字IO模块(型号:2128 SMA TTL card)具体参数如下:(1)8个TTL通道;(2)最小脉冲时间宽度:3ns4.模拟IO模块(型号:5528 SMA-IDC adapter)具体参数如下:(1)8个模拟通道;5.DAC模块(型号:5632 DAC “Fastino”)具体参数如下:(1)32通道DAC;(2)16比特精度;(3)所有通道同时满足2MSPS采样率。6.DDS模块(型号:4410 DDS “Urukul”)具体参数如下:(1)4个采样率为1 GS/s的通道;(2)频率分辨率约为0.25赫兹;(3)输出频率范围:1MHz-400MHz;(4)最大输出功率为 10 dBm;(5)数字步进衰减器范围:0 至-31.5 dB;(6)RF开关-时间精度:1ns;隔离度:70dB
质保期: 12个月